2013년 9월 22일 일요일

2013 MOA Pretest (Super-pi & Cinebench)

 



 


 
 
 

BCLK 125 @ 6.1G
1495Mhz CL9-12-12-22 1T 2.3V
5m 6.437s
 

BCLK 101.7 @ 6.1G
1492Mhz CL9-12-12-22 1T 2.3V
5m 6.219s
 
 
BCLK 125 @ 6.1G
1495Mhz CL9-12-12-22 1T 2.3V (Tight sub-timing)
5m 3.781s
 
 
Hynix MFR Base Memory Module
LN2 -100~140
1500Mhz  CL9-12-12-22 1T 2.3V  가 한계임...
 
 
BCLK 100 , 메모리 디바이더 1:11 1466Mhz 이상에서는 다이렉트 부딩이 어려움.(윈도우 진입후 CCLite로 BCLK 101.7로 조정하여 벤치시에는 문제없음)
BCLK 125 메모리 디바이더 1:9 1500Mhz에서는 다이렉트 부팅이 원활함.
 
MOA 대회에서는 BCLK 125 메모리 디바이더 1:9 1500Mhz를 사용하는 것이 좋을것으로 판단됨.
 
 

댓글 없음:

댓글 쓰기